本申請(qǐng)涉及一種多規(guī)格OTN信號(hào)監(jiān)測(cè)處理卡和信號(hào)監(jiān)測(cè)方法。所述處理卡包括:FPGA器件、數(shù)字鎖相環(huán)、光模塊、千兆電網(wǎng)口和電源轉(zhuǎn)換器組;FPGA器件分別與數(shù)字鎖相環(huán)、光模塊、千兆電網(wǎng)口和電源轉(zhuǎn)換器組連接;千兆電網(wǎng)口通過(guò)網(wǎng)線與上位機(jī)連接;FPGA器件包括自適應(yīng)接入模塊和幀同步模塊;自適應(yīng)接入模塊包括高速串行接口和時(shí)鐘選擇子模塊;高速串行接口分別與光模塊、數(shù)字鎖相環(huán)、幀同步模塊和時(shí)鐘選擇子模塊連接;幀同步模塊連接時(shí)鐘選擇子模塊。采用本方法能夠在兩種速率和多種糾錯(cuò)編碼規(guī)格應(yīng)用場(chǎng)景下自適應(yīng)測(cè)試,且能自適應(yīng)測(cè)試多種載荷類型,可大幅提升電信工業(yè)產(chǎn)品測(cè)試和信號(hào)測(cè)試的工作效率。
聲明:
“多規(guī)格OTN信號(hào)監(jiān)測(cè)處理卡以及信號(hào)監(jiān)測(cè)方法” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請(qǐng)聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)