本發(fā)明提供一種CAN總線信號完整性檢測裝置和方法,包括:基于FPGA
芯片實(shí)現(xiàn)的CAN信號檢測器、上位機(jī),CAN信號檢測器通過連接接口接入CAN總線,從CAN總線采集信號輸入后通過CAN信號檢測器設(shè)置通信接口接入上位機(jī),CAN信號檢測器包括:高帶寬AMP芯片、高速ADC芯片、FPGA SoC芯片,其中,高帶寬AMP芯片獲取CAN信號后,將信號傳輸至高速ADC芯片,F(xiàn)PGA SoC芯片根據(jù)上位機(jī)需求下發(fā)控制信號將高速ADC芯片的輸出數(shù)據(jù)進(jìn)行采集、存儲并按照上位機(jī)指令進(jìn)行打包。本發(fā)明提供的技術(shù)方案可實(shí)現(xiàn)對CAN總線信號的無損抓取,通過上位機(jī)還原波形,從而分析CAN總線的信號故障和信號質(zhì)量。
聲明:
“CAN總線信號完整性檢測裝置和方法” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)