本發(fā)明涉及一種智能變電站過程層裝置的時間同步方法,實時檢測是否有外部同步信號,若果有,則進入同步對時狀態(tài),F(xiàn)PGA輸出同步脈沖;在同步對時狀態(tài)下,F(xiàn)PGA中計數(shù)器記錄所述同步脈沖的、連續(xù)的一系列時間間隔,并將這些時間間隔依次循環(huán)存儲在FPGA內(nèi)部緩存器中;如果沒有外部同步信號,判斷存儲的時間間隔的個數(shù)是否達到設定值,如果達到設定值,則進入守時狀態(tài),將所述時間間隔依次輸出形成守時脈沖,如果未達到,則進入自產(chǎn)脈沖狀態(tài),由恒溫晶振自身產(chǎn)生秒脈沖。本發(fā)明的智能變電站過程層裝置的時間同步方法能夠兼顧裝置時間同步的準確性和失效性。
聲明:
“智能變電站過程層裝置的時間同步方法” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學習研究,如用于商業(yè)用途,請聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)