本發(fā)明提出一種嵌入式雙處理器系統(tǒng)的失效檢測電路,包括主微處理器、從微處理器、看門狗電路及電源電路。其中,看門狗電路與主微處理器相連,用于監(jiān)測主微處理器的運(yùn)行狀態(tài),并在主微處理器出現(xiàn)異常時(shí)將其復(fù)位。主微處理器通過通訊電路與從微處理器相連,其與從微處理器進(jìn)行實(shí)時(shí)通訊,并根據(jù)從微處理器的運(yùn)行狀態(tài)向該電源電路發(fā)出一個使能信號。電源電路分別與主微處理器及從微處理器相連,用于根據(jù)主微處理器發(fā)送來的使能信號,提供或中斷從微處理器的工作電壓。本發(fā)明可以有效防止控制系統(tǒng)中主、從微處理器的異常狀態(tài),并保證主、從微處理器的工作時(shí)序相同,其具有結(jié)構(gòu)簡單、電路成本低、可靠性高的優(yōu)點(diǎn)。
聲明:
“嵌入式雙處理器系統(tǒng)的失效檢測電路” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)