一種脈沖失效偵測(cè)電路。當(dāng)輸入低電平時(shí),它使PMOS管T1導(dǎo)通。電源VCC通過(guò)一個(gè)小阻值電阻R1快速將電容C充滿。此時(shí)運(yùn)算放大器OP-AMP的負(fù)輸入端電壓大于正輸入端電壓,運(yùn)算放大器OP-AMP輸出低電平。當(dāng)輸入高電平是,它使NMOS管T2導(dǎo)通。電容C通過(guò)一個(gè)大阻值電阻R2緩慢放電。當(dāng)電容C上電量釋放足夠時(shí),運(yùn)算放大器OP-AMP的負(fù)輸入端電壓小于正輸入端電壓,運(yùn)算放大器OP-AMP輸出高電平。因此,如果脈沖信號(hào)輸入端出現(xiàn)持續(xù)時(shí)間很長(zhǎng)的高電平信號(hào),運(yùn)算放大器OP-AMP輸出高電平,否則輸出低電平。
聲明:
“脈沖失效偵測(cè)電路” 該技術(shù)專利(論文)所有權(quán)利歸屬于技術(shù)(論文)所有人。僅供學(xué)習(xí)研究,如用于商業(yè)用途,請(qǐng)聯(lián)系該技術(shù)所有人。
我是此專利(論文)的發(fā)明人(作者)